본문 바로가기

하만 세미콘 아카데미48

Verilog HDL 실습 (Counter) 이번엔 Counter를 Verilog HDL로 만들어보도록 하겠습니다. Counter란?Counter는 숫자를 세는 모듈이다. Clock을 분주할 수 있고 Memory의 원하는 Address에 Read / Write를 하는 기능을 설계할 수도 있다. cnt를 구현하라면 읽어서 저장을 할 수 있는 저장 공간이 있어야 가능한데 이는 Data를 저장할 수 있는 D Flip Flop을 이용하면 된다.  Verilog HDL Code더보기Counter Module`timescale 1ns / 1psmodule my_counter( input Reset, input Clk, input Dir, output [2:0] LED ); reg [31:0] counter;assign LED .. 2024. 5. 31.
Verilog HDL 실습 (1sec_LED) 이번엔 1초마다 LED의 상태를 전환하는 디지털 타이머 회로를 구현해보겠습니다. 디지털 시스템에서 사용될 수 있으며, 특정 클록 주파수에서의 타이밍을 기반으로 작동합니다.  Verilog HDL Module Code더보기1sec module`timescale 1ns / 1psmodule my_1sec( input RST, input CLK, output reg LED ); parameter clk_freq = 125_000_000; reg enable; reg [31:0] cnt; always @(posedge CLK) begin if (RST) begin cnt  Testbench`timescale 1.. 2024. 5. 31.
Verilog HDL 실습 (Parity_bit) 오늘은 패리티 비트를 이용해 오류를 검증하는 방법을 Verilog HDL로 만들어보도록 하겠습니다.  패리티 비트 (Parity Bit)패리티 비트는 디지털 통신과 데이터 저장장치에서 널리 사용되는 오류 검출 기법입니다. 데이터 비트 중 '1'의 개수를 기반으로 추가적인 비트(패리티 비트)를 설정함으로써, 데이터가 원래의 상태로 정확하게 전송되었는지를 검증할 수 있습니다. 패리티 비트는 통신이나 데이터 저장 과정에서 데이터의 무결성을 검사하는 데 중요한 역할을 합니다. 데이터 전송 과정에서 발생할 수 있는 오류를 감지하고, 이를 통해 데이터가 손상되었는지 여부를 파악할 수 있습니다. 이 방법은 구현이 간단하면서도 효과적으로 비교적 단순한 오류를 감지할 수 있어, 데이터의 정확성을 보장하는 데 크게 기여합.. 2024. 5. 31.
Verilog HDL 실습 (Full Adder) 이번에는 Full Adder를 Verilog HDL로 만들어보겠습니다.    하프 애더 (Half Adder)하프 애더는 두 개의 1비트 입력을 받아 덧셈을 수행하고, 결과로 합(Sum)과 올림(Carry) 두 출력을 생성합니다. 이는 가장 기본적인 산술 논리 회로로, 두 비트의 가장 낮은 자릿수를 더할 때 사용됩니다. 하프 애더에는 이전 덧셈에서 발생한 올림을 고려하지 않기 때문에 단순한 덧셈에 적합합니다. 하프 애더는 XOR 게이트와 AND 게이트를 사용하여 두 입력 비트의 합과 올림을 계산합니다. 풀 애더 (Full Adder)풀 애더는 하프 애더를 확장하여 세 개의 입력(두 개의 비트와 이전 덧셈에서의 올림)을 받아 덧셈을 수행합니다. 이는 더 복잡한 덧셈 연산에 사용되며, 합과 새로운 올림을 출.. 2024. 5. 31.
Vivado 사용법 및 간단한 실습 Part2 (D Flip Flop) Vivado 사용법 및 간단한 실습 Part1https://engineeringstudentww.tistory.com/12 Vivado 설치와 프로젝트 생성 방법 등은 위 링크를 누르시면 이동됩니다. 이전에 작성했던 부분에 대해서는 중복적으로 작성하지 않도록 하겠습니다. 오늘은 D Flip Flop을 통해서 Delay 및 Timing 부분에 대해서 알아보도록 하겠습니다.  1. D Flip FlopDigital Logic에 있어서 가장 기본이 되는 저장을 위한 Logic입니다. Flip Flop 또는 래치는 전자공학에서 1bit의 정보를 보관, 유지할 수 있는 회로이며 순차회로의 기본 요소입니다.이전 상태를 게속 유지하여 저장하고 휘발성 메모리로 이는 전원이 나가면 저장되어 있던 값들도 사라집니다. Di.. 2024. 5. 27.
Vivado 사용법 및 간단한 실습 Part1 (And Gate) 안녕하세요 오늘은 간단하게 Verilog HDL 언어를 tool로 어떻게 사용하는지 알아보겠습니다.  1. Vivado 설치먼저 vivado를 다운로드 해주셔야 하는데 xilinx 홈페이지에서 다운로드 할 수 있습니다.다운로드를 진행할 때 아이디가 필요하니 회원가입 후 다운로드를 진행해주시면 됩니다. https://www.xilinx.com/support/download.html DownloadsVivado, Vitis, Vitis Embedded Platform, PetaLinux, Device modelswww.xilinx.com  2. Vivado Project 생성Vivado 설치를 완료하셨으면 Vivado를 실행시켜줍니다. 실행시켜주면 아래와 같은 화면이 뜨게되는데 간단한 Project를 만들어.. 2024. 5. 27.
One Chip 실습 속성q               닫고 저장하고 다시 레이아웃을 하나 더 만든다.     내가 만든 라이브러리에서 불러온다.    하나는 로테이트로 눕혀서  만들고 다음과 같이 틀을 잡아준다.  그리고 메탈3을 생성해서 안으로 사각형 틀을 만들어준다. 속성을 눌러 Width를 2로 수정하고 각 간격을 0.2로 설정 후 s를 눌러 맞춰준다.             메탈과 간격을 0.2로 잡아준다.     메탈4를 생성해서 안으로 사각형 틀을 만들어준다. 속성을 눌러 Width를 2로 수정하고 각 간격을 0.2로 설정 후 s를 눌러 맞춰준다.마찬가지로 간격을 0.2로 맞춰준다    메탈3에서 끌고와서 연결메탈4에서 끌고와서 연결       디알씨로 에러 섭스트렉만 나오는지 확인   그리고 방금전에 만들었던 페드.. 2024. 5. 25.
MOSFET - Part2 보호되어 있는 글 입니다. 2024. 5. 20.
MOSFET 교육 과목: 전자회로 해석 및 설계교육 과목: Full Custom IC One Chip 설계참고 및 활용 블로그: https://blog.naver.com/byoungjin70   트랜지스터는 크게 바이폴라 트랜지스터와 FET로 나누고 FET는 JFET와 MOS로 구분한다. 여기서 MOS는 PMOS만 가지고 설계와 제조를 하는 PMOS 기술, NMOS만 가지고 설계와 제조를 하는 NMOS 기술, PMOS와 NMOS 두 가지 모두 사용하는 CMOS 기술로 변천해 왔다. IC란 트랜지스터만이 아니라 저항, 캐패시터를 한 개의 칩에 집적시킨 회로를 가리킨다. 이 IC는 그 집적된 트랜지스터의 개수에 따라LSI (Large Scale IC)VLSI (Very Large Scale IC)ULSI (Ulta La.. 2024. 5. 19.